产品详情

function dual-loop pll, single-loop pll, ultra-low jitter clock generator number of outputs 15 rms jitter (fs) 54 output frequency (max) (mhz) 3255 input type hcsl, lvcmos, lvcmos (ref_clk), lvds, lvpecl, lvpecl (vcxo_clk) output type cml, hsds, lvcmos, lvds, lvpecl supply voltage (min) (v) 3.135 supply voltage (max) (v) 3.465 features /-25ppm, 0 delay, integrated vco, jesd204b, loss of signal detection, manual/auto switch, programmable delay, spi rating space operating temperature range (°c) -55 to 125 number of input channels 3
function dual-loop pll, single-loop pll, ultra-low jitter clock generator number of outputs 15 rms jitter (fs) 54 output frequency (max) (mhz) 3255 input type hcsl, lvcmos, lvcmos (ref_clk), lvds, lvpecl, lvpecl (vcxo_clk) output type cml, hsds, lvcmos, lvds, lvpecl supply voltage (min) (v) 3.135 supply voltage (max) (v) 3.465 features /-25ppm, 0 delay, integrated vco, jesd204b, loss of signal detection, manual/auto switch, programmable delay, spi rating space operating temperature range (°c) -55 to 125 number of input channels 3
64 118.81 mm² 10.9 x 10.9
  • smd #5962r1723701vxc
    • 电离辐射总剂量 100krad(无 eldrs)
    • sel 抗扰度 > 120mev × cm2/mg
    • sefi 抗扰度 > 120mev × cm2/mg
  • 最高时钟输出频率:3255mhz
  • 多模式:双 pll、单 pll 和时钟分配
  • 6ghz 外部 vco 或分配输入
  • 超低噪声(2500mhz 时):
    • 54fs rms 抖动(12khz 至 20mhz)
    • 64fs rms 抖动(100hz 至 20mhz)
    • –157.6dbc/hz 本底噪声
  • 超低噪声(3200mhz 时):
    • 61fs rms 抖动(12khz 至 20mhz)
    • 67fs rms 抖动(100hz 至 100mhz)
    • –156.5dbc/hz 本底噪声
  • pll2
    • –230dbc/hz pll fom
    • –128dbc/hz pll 1/f
    • 相位检测器频率高达 320mhz
    • 两个集成 vco:2440mhz 至 2600mhz 和 2945mhz 至 3255mhz
  • 多达 14 个差分器件时钟
    • cml、lvpecl、lcpecl、hsds、lvds 和 2xlvcmos 可编程输出
  • 最多 1 个缓冲 vcxo/xo 输出
    • lvpecl、lvds、2xlvcmos 可编程输出
  • 1-1023 clkout 分频器
  • 1-8191 sysref 分频器
  • sysref 时钟 25ps 阶跃模拟延迟
  • 器件时钟和 sysref 数字延迟和动态数字延迟
  • pll1 保持模式
  • pll1 或 pll2 0 延迟
  • 环境温度范围:-55 °c 至 125 °c
  • smd #5962r1723701vxc
    • 电离辐射总剂量 100krad(无 eldrs)
    • sel 抗扰度 > 120mev × cm2/mg
    • sefi 抗扰度 > 120mev × cm2/mg
  • 最高时钟输出频率:3255mhz
  • 多模式:双 pll、单 pll 和时钟分配
  • 6ghz 外部 vco 或分配输入
  • 超低噪声(2500mhz 时):
    • 54fs rms 抖动(12khz 至 20mhz)
    • 64fs rms 抖动(100hz 至 20mhz)
    • –157.6dbc/hz 本底噪声
  • 超低噪声(3200mhz 时):
    • 61fs rms 抖动(12khz 至 20mhz)
    • 67fs rms 抖动(100hz 至 100mhz)
    • –156.5dbc/hz 本底噪声
  • pll2
    • –230dbc/hz pll fom
    • –128dbc/hz pll 1/f
    • 相位检测器频率高达 320mhz
    • 两个集成 vco:2440mhz 至 2600mhz 和 2945mhz 至 3255mhz
  • 多达 14 个差分器件时钟
    • cml、lvpecl、lcpecl、hsds、lvds 和 2xlvcmos 可编程输出
  • 最多 1 个缓冲 vcxo/xo 输出
    • lvpecl、lvds、2xlvcmos 可编程输出
  • 1-1023 clkout 分频器
  • 1-8191 sysref 分频器
  • sysref 时钟 25ps 阶跃模拟延迟
  • 器件时钟和 sysref 数字延迟和动态数字延迟
  • pll1 保持模式
  • pll1 或 pll2 0 延迟
  • 环境温度范围:-55 °c 至 125 °c

lmk04832-sp 是支持 jedec jesd204b 的高性能时钟调节器,适用于航天应用。

pll2 可以配置 14 个时钟输出以驱动 7 个 jesd204b 转换器或其他逻辑器件(使用器件和 sysref 时钟)。sysref 可以通过直流和交流耦合提供。14 个输出中的每一个输出都可以单独配置为用于传统计时系统的高性能输出(不限于 jesd204b 应用)。

lmk04832-sp 可以配置在双 pll、单 pll 或时钟分配模式下工作(使用或不使用 sysref 生成或重新计时)。pll2 可以使用内部或外部 vco 工作。

高性能与多种特性(如功耗和性能权衡调节、双 vco、动态数字延迟和保持)相结合,使 lmk04832-sp 能够提供灵活的高性能时钟树。

lmk04832-sp 采用 10.9mm × 10.9mm、64 引脚 cfp 封装。

lmk04832-sp 是支持 jedec jesd204b 的高性能时钟调节器,适用于航天应用。

pll2 可以配置 14 个时钟输出以驱动 7 个 jesd204b 转换器或其他逻辑器件(使用器件和 sysref 时钟)。sysref 可以通过直流和交流耦合提供。14 个输出中的每一个输出都可以单独配置为用于传统计时系统的高性能输出(不限于 jesd204b 应用)。

lmk04832-sp 可以配置在双 pll、单 pll 或时钟分配模式下工作(使用或不使用 sysref 生成或重新计时)。pll2 可以使用内部或外部 vco 工作。

高性能与多种特性(如功耗和性能权衡调节、双 vco、动态数字延迟和保持)相结合,使 lmk04832-sp 能够提供灵活的高性能时钟树。

lmk04832-sp 采用 10.9mm × 10.9mm、64 引脚 cfp 封装。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 ti 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 13
类型 标题 下载最新的英语版本 日期
* 数据表 | | 2022年 12月 1日
* 辐射与可靠性报告 2021年 5月 13日
* 辐射与可靠性报告 2020年 11月 19日
* 辐射与可靠性报告 | 2020年 11月 19日
应用简报 | | 2024年 6月 10日
选择指南 2024年 2月 12日
更多文献资料 2023年 8月 31日
应用手册 | | 2022年 12月 2日
应用手册 | | 2022年 11月 30日
电子书 2022年 5月 7日
更多文献资料 2021年 7月 18日
evm 用户指南 | 2020年 6月 29日
电子书 2019年 5月 21日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

— 适用于 lmk04832-sp 符合 jesd204b 标准的超低噪声双环路时钟抖动清除器的评估模块

lmk04832evm-cval 评估模块 (evm) 为评估德州仪器 (ti)
lmk04832-sp 航空级超低噪声 jesd204b 双环路时钟抖动清除器的性能和特性
提供了平台。
用户指南: |
ti.com 上无现货
支持软件

tics pro software

texas instruments clocks and synthesizers (tics) pro software is used to program the evaluation modules (evms) for product numbers with these prefixes: cdc, lmk and lmx. these products include phase-locked loops and voltage-controlled oscillators (pll vco), synthesizers and clocking devices.

lock = 需要出口许可(1 分钟)
支持的产品和硬件

支持的产品和硬件

产品
时钟发生器
支持第 1-5 代 pcie 且具有 2 个输入、4 个输出和内部 eeprom 的超低功耗时钟发生器 支持 pcie 第 4 代标准且带四个可编程输出和 eeprom 的超低功耗时钟发生器 具有集成 pll 和 3 个 lvds/5 个 lvpecl 输出的 1 至 800mhz 精密时钟分配器 具有集成 pll 和 4 个 lvpecl 输出的 1 至 800mhz 精密时钟分配器 具有集成 vco 的精密 0 延迟时钟调节器 具有单个 pll 的超低抖动时钟发生器系列 lmk03328 具有两个独立 pll 的超低抖动时钟发生器系列 具有 14 路输出的超低抖动时钟发生器 lmk3h0102 基于体声波 (baw) 的 pcie 第 1 代到第 6 代兼容无参考时钟发生器
射频 pll 与合成器
lmx1204 支持 jesd204b/c sysref 和相位同步的 12.8ghz 射频缓冲器、乘法器和分频器 1:5 16ghz rf buffer and divider with auxiliary clock lmx1906-sp 具有 sysref 和 fpga 时钟的耐辐射加固保障 (rha) 15ghz 缓冲器、倍频器和分频器 用于射频个人通信的 500mhz 至 3ghz δ-σ 低功耗双路 pll 用于射频个人通信的 50mhz 至 3ghz δ-σ 低功耗双通道 pll 500mhz 至 3ghz 汽车类 δ-σ 低功耗双通道 pll 用于射频个人通信的 1ghz 至 4.5ghz δ-σ 低功耗双路 pll 具有 3.0ghz 整数 pll 的 1 至 6ghz δ-σ 低功耗双路 pllatinum 频率合成器 用于射频个人通信的 3ghz 至 7.5ghz δ-σ 低功耗双路 pll 具有斜坡/线性调频脉冲生成功能的 6.4ghz 低噪声分数 n pll 具有斜坡/线性调频脉冲生成功能的 500mhz 至 14ghz 宽带、低噪声分数 n pll 具有斜坡/线性调频脉冲生成功能的汽车级 500mhz 至 14ghz 宽带、低噪声分数 n pll 具有集成 vco 的高性能频率合成器系统 具有集成 vco 的超低噪声 pllatinum 频率合成器 具有移频键控 (fsk) 调制功能的 1.34ghz、低功耗、极端温度 rf 合成器 具有 fsk 调制功能的增强型 1.34ghz、低功耗、极端温度 rf 合成器 6.4ghz 低功耗宽带射频合成器 采用 fsk 调制的 2ghz 低功耗宽带射频合成器 具有集成 vco 的 3.76ghz 宽带频率合成器 具有集成 vco 的 3.8ghz 宽带频率合成器 5.5ghz 高性能、宽带 pllatinum 射频合成器 具有集成 vco 的 9.8ghz 宽带频率合成器 具有相位同步功能且支持 jesd204b 的 15ghz 宽带 pllatinum™ 射频合成器 具有相位同步功能且支持 jesd204b 的 20ghz 宽带射频合成器 lmx2820 具有相位同步功能、jesd 和频率校准 <5µs 的 22.6ghz 宽带射频合成器
时钟缓冲器
cdcdb2000 符合 db2000ql 标准、适用于第 1 代到第 5 代 pcie® 的 20 路输出时钟缓冲器 适用于 pcie® 第 1 代到第 6 代 8 路输出时钟缓冲器 具有 3 个 lvds 和 5 个 lvpecl 输出的 1.6ghz 高性能时钟缓冲器、分频器和分配器 具有 8 个 lvds 输出的 1.6ghz 高性能时钟缓冲器、分频器和分配器 具有 8 个 lvpecl 输出的 1.6ghz 高性能时钟缓冲器、分频器和分配器 双通道时钟分配 具有 i²c 的 8 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器 适用于 pcie 第 1 代至第 6 代的 8 路输出 lp-hcsl 时钟缓冲器 符合 db2000ql 标准、适用于第 1 代到第 6 代 pcie 的 20 路输出时钟缓冲器 适用于 pcie 第 1 代至第 6 代的双输入、4 输出 lp-hcsl 时钟多路复用器
振荡器
具有内部 eeprom 的 lvcmos 超低抖动可编程振荡器 156.250mhz、±50ppm、超低抖动、集成式 eeprom、完全可编程振荡器
时钟抖动清除器
具有级联 pll 的精密时钟调节器时钟抖动消除器 具有集成式 1430mhz 至 1570mhz vco 的抖动消除器:3 路输出用于 2vpec/lvpec 4 路输出用于 lvcmos 具有集成式 1600mhz 至 1750mhz vco 的抖动消除器:3 路输出用于 2vpec/lvpec 4 路输出用于 lvcmos 具有集成式 1185mhz 至 1296mhz vco 的抖动消除器:5 路输出用于 2vpec/lvpec 具有集成式 1430mhz 至 1570mhz vco 的抖动消除器:5 路输出用于 2vpec/lvpec 具有集成式 1430mhz 至 1570mhz vco 的抖动消除器:2 路输出用于 2vpec/lvpec lvds lvcmos 具有集成式 1840mhz 至 2160mhz vco 的抖动消除器:2 路输出用于 2vpec/lvpec lvds lvcmos 具有 6 个可编程输出的超低噪声时钟抖动消除器 具有双环 pll 的超低噪声时钟抖动消除器 增强型产品超低噪声 3.2ghz jesd204c 抖动清除器 具有双 pll 且符合 jesd204b 标准的超低噪声和低功耗时钟抖动消除器 符合 jesd204b 标准的超低噪声和低功耗时钟抖动消除器 符合 jesd204b 和 jesd204c 标准的汽车类超低噪声 3.2ghz 双环路时钟抖动清除器 具有双级联 pll 和集成式 1.9ghz vco 的低噪声时钟抖动消除器 具有双环 pll 的三输入低噪声时钟抖动消除器 支持 jesd204b 的超低抖动合成器和抖动消除器 具有集成式 1840 至 1970mhz vco0 且符合 jesd204b 标准的超低噪声时钟抖动消除器 具有集成式 2370 至 2630mhz vco0 且符合 jesd204b 标准的超低噪声时钟抖动消除器 温度范围为 -55°c 至 105°c 且符合 jesd204b 标准的超低噪声时钟抖动消除器 具有双环路且符合 jesd204b 标准的超低噪声 3.2ghz、15 路输出时钟抖动清除器 lmk04832-sep 耐辐射且符合 jesd204c 标准的 30krad 超低噪声 3.2ghz、15 路输出时钟抖动清除器 lmk04832-sp 耐辐射加固保障 (rha)、超低噪声、3.2ghz、15 路输出时钟抖动清除器
时钟网络同步器
低抖动双通道网络同步器时钟 采用 baw 技术的超低抖动、单通道网络同步器时钟 lmk05318b 采用 baw 技术的超低抖动、单通道网络同步器时钟 采用网络同步和 baw 技术的超低抖动时钟发生器 lmk5b33216 具有集成式 2.5ghz 体声波 vco、16 路输出、三个 dpll 和 apll 的网络同步器 lmk5b33414 具有集成式 2.5ghz 体声波 vco 的 14 路输出、三个 dpll 和 apll 网络同步器 lmk5c33216 适用于通过 baw 进行无线通信且采用 jesd204b 的超低抖动时钟同步器 具有 jesd204b/c 和 baw vco 的三 dpll、三 apll、两输入和 16 输出网络同步器
硬件开发
评估板
lmk03806b 评估板 具有双路级联 pll 和集成 2.9ghz vco 的双输入、6 1 输出时钟抖动清除器 lmk04616 评估模块 具有双级联 pll 和集成 2.2 ghz vco 的时钟抖动消除器 具有双级联 pll 和集成 2.5 ghz vco 的时钟抖动消除器 具有双路级联 pll 和集成 2.5 ghz vc 的三输入、十三输出时钟抖动消除器 lmk04826bevm 评估模块 lmk04828 评估模块 适用于 lmk04832 符合 jesd204b 标准的超低噪声 3.2ghz、15 路输出时钟抖动清除器的评估模块 lmk04832-sep 超低噪声 3.2ghz、15 路输出时钟抖动清除器评估模块 具有双路级联 pll 和集成 2.5 ghz vco 的三输入、七输出时钟抖动消除器 适用于 lmk5b33216 具有 baw vco 的 16 路输出、3 个 dpll 和 apll 网络同步器的评估模块 lmx2571-ep 1.34ghz 低功耗极端温度 rf 合成器评估模块 lmx2582evm 具有集成 vco 的高性能、宽带频率 pllatinum rf 合成器 lmx2592evm 高性能宽带频率射频合成器 pllatinum™ 集成电路 lmx2594psevm lmx2594 具有多器件相位同步的 15ghz 射频合成器评估模块 lmx2492 x-mwblock 评估模块 lmx2572 x-mwblock 评估模块 lmx2592 x-mwblock 评估模块 lmx2594 x-mwblock 评估模块 lmx2595 x-mwblock 评估模块 适用于 lmk04832-sp 符合 jesd204b 标准的超低噪声双环路时钟抖动清除器的评估模块 适用于 lmk04368-ep 符合 jesd204b/c 标准的双环路时钟抖动清除器的评估模块 lmk61e0m 超低抖动可编程振荡器评估模块 lmk61e2evm 超低抖动可编程振荡器评估模块 适用于 lmx1204 支持 jesd204b/c sysref 的射频缓冲器、乘法器和分频器的评估模块 适用于 lmx2594 具有相位同步功能且符合 jesd204b 标准的 15ghz 宽带射频合成器的评估模块 适用于具有相位同步功能且符合 jesd204b 标准的 20ghz 宽带射频合成器的评估模块 航空级合成器评估模块 15-ghz 宽带射频合成器评估模块 具有相位同步功能且支持 jesd204b 的 6.4ghz 低功耗宽带射频合成器 具有 fsk 调制功能的 2ghz 低功耗宽带射频合成器评估模块 lmx2581 评估模块 lmx2820 22.6-ghz 宽带射频合成器评估模块 i/q 解调器评估模块 适用于 lmk5b33414 具有 baw vco 的 14 路输出、3 个 dpll 和 apll 的网络同步器的评估模块 lmk5c33216 时钟同步器 dpll 2 输入 16 输出评估模块 lmk05028 网络时钟发生器和同步器评估模块 网络同步器时钟评估模块 cdci6214 超低功耗时钟发生器评估模块 cdce6214-q1evm lmk3h0102 评估模块
软件
ide、配置、编译器或调试器
codeloader 器件寄存器编程
下载选项
仿真模型
snam242a.zip (168 kb) - ibis model
设计工具

clock-tree-architect — 时钟树架构编程软件

时钟树架构是一款时钟树综合工具,可根据您的系统要求生成时钟树九游会国际娱乐的解决方案,从而帮助您简化设计流程。该工具从庞大的时钟产品数据库中提取数据,然后生成系统级多芯片时钟九游会国际娱乐的解决方案。
设计工具

pllatinum sim tool

pllatinumsim-sw is a simulation tool that allows users to create detailed designs and simulations of our pllatinum™ integrated circuits, which include the lmx series of phase-locked loops (plls) and synthesizers.

lock = 需要出口许可(1 分钟)
支持的产品和硬件

支持的产品和硬件

产品
射频 pll 与合成器
lmx1204 支持 jesd204b/c sysref 和相位同步的 12.8ghz 射频缓冲器、乘法器和分频器 1:5 16ghz rf buffer and divider with auxiliary clock lmx1906-sp 具有 sysref 和 fpga 时钟的耐辐射加固保障 (rha) 15ghz 缓冲器、倍频器和分频器 用于射频个人通信的 3.0ghz/0.8ghz pllatinum 双路高频合成器 用于射频个人通信的 3.6ghz/1.7ghz pllatinum 双路高频合成器 用于射频个人通信的 5.0ghz/2.5ghz pllatinum 低功耗双路频率合成器 具有 800mhz 整数 n pll 的 2.6ghz δ-σ 分数 n pll 用于射频个人通信的 500mhz 至 3ghz δ-σ 低功耗双路 pll 用于射频个人通信的 50mhz 至 3ghz δ-σ 低功耗双通道 pll 500mhz 至 3ghz 汽车类 δ-σ 低功耗双通道 pll 用于射频个人通信的 1ghz 至 4.5ghz δ-σ 低功耗双路 pll 具有 3.0ghz 整数 pll 的 1 至 6ghz δ-σ 低功耗双路 pllatinum 频率合成器 用于射频个人通信的 3ghz 至 7.5ghz δ-σ 低功耗双路 pll 具有斜坡/线性调频脉冲生成功能的 6.4ghz 低噪声分数 n pll 具有斜坡/线性调频脉冲生成功能的 500mhz 至 14ghz 宽带、低噪声分数 n pll 具有斜坡/线性调频脉冲生成功能的汽车级 500mhz 至 14ghz 宽带、低噪声分数 n pll 具有集成 vco 的高性能频率合成器系统 具有集成 vco 的超低噪声 pllatinum 频率合成器 具有移频键控 (fsk) 调制功能的 1.34ghz、低功耗、极端温度 rf 合成器 具有 fsk 调制功能的增强型 1.34ghz、低功耗、极端温度 rf 合成器 6.4ghz 低功耗宽带射频合成器 采用 fsk 调制的 2ghz 低功耗宽带射频合成器 具有集成 vco 的 3.76ghz 宽带频率合成器 具有集成 vco 的 3.8ghz 宽带频率合成器 5.5ghz 高性能、宽带 pllatinum 射频合成器 具有集成 vco 的 9.8ghz 宽带频率合成器 具有相位同步功能且支持 jesd204b 的 15ghz 宽带 pllatinum™ 射频合成器 具有相位同步功能且支持 jesd204b 的 20ghz 宽带射频合成器 lmx2615-sp 具有相位同步功能和 jesd204b 支持的航空级 40mhz 至 15ghz 宽带合成器 具有相位同步功能的增强型产品 15ghz 射频合成器 具有集成式 vco 和最多 8 个输出的 300m-4800mhz 低噪声整数 n/分数 n pll
时钟缓冲器
cdcdb2000 符合 db2000ql 标准、适用于第 1 代到第 5 代 pcie® 的 20 路输出时钟缓冲器 适用于 pcie® 第 1 代到第 6 代 4 路输出时钟缓冲器 适用于 pcie® 第 1 代到第 6 代 8 路输出时钟缓冲器 用于 pcie® 第 1 代至第 6 代的 8 输出时钟缓冲器,具有可选的 smbus 地址 低抖动 1:2 lvcmos 扇出时钟缓冲器 低抖动 1:3 lvcmos 扇出时钟缓冲器 低抖动 1:4 lvcmos 扇出时钟缓冲器 低抖动 1:6 lvcmos 扇出时钟缓冲器 低抖动 1:8 lvcmos 扇出时钟缓冲器 低抖动 1:10 lvcmos 扇出时钟缓冲器 低抖动 1:12 lvcmos 扇出时钟缓冲器 通用输入、10 输出低阻抗 lvcmos 缓冲器 具有最小时钟分配偏移且频率高达 900mhz 的 1:10 lvds 时钟缓冲器 通过超小偏斜实现时钟分配且频率高达 1100mhz 的 1:10 lvds 时钟缓冲器 低抖动 2 路输入可选 1:4 通用至 lvds 缓冲器 低抖动 2 路输入可选 1:8 通用至 lvds 缓冲器 低抖动 2 路输入可选 1:12 通用至 lvds 缓冲器 具有可选输出分频器的低抖动 1:4 通用至 lvds 缓冲器 低抖动 2 路输入可选 1:16 通用至 lvds 缓冲器 低抖动双通道 1:2 通用至 lvds 缓冲器 低抖动双通道 1:4 通用至 lvds 缓冲器 低抖动双通道 1:6 通用至 lvds 缓冲器 低抖动双通道 1:8 通用至 lvds 缓冲器 1:10 lvpecl/hstl 至 lvpecl 时钟驱动器 低抖动 1:2 通用至 lvpecl 缓冲器 具有可选输入的 1:10 lvpecl 缓冲器 具有可选输入的 hirel、1:10 lvpecl 缓冲器 具有可选输入时钟驱动器的 1:10 高速时钟缓冲器 低抖动双输入可选 1:4 通用转 lvpecl 缓冲器 低抖动 2 路输入可选 1:8 通用至 lvpecl 缓冲器 低抖动 2 路输入可选 1:12 通用至 lvpecl 缓冲器 低抖动 2 路输入可选 1:16 通用至 lvpecl 缓冲器 低抖动双通道 1:2 通用至 lvpecl 缓冲器 低抖动双通道 1:4 通用至 lvpecl 缓冲器 低抖动双通道 1:6 通用至 lvpecl 缓冲器 低抖动双通道 1:8 通用至 lvpecl 缓冲器 双通道 1:5 高速 lvpecl 扇出缓冲器 lmk00301 3-ghz 10 路输出差动扇出缓冲器/电平转换器 具有 4 个可配置输出的 3.1ghz 差动时钟缓冲器/电平转换器 具有 6 个可配置输出的 3.1ghz 差动时钟缓冲器/电平转换器 具有 8 个可配置输出的 3.1ghz 差动时钟缓冲器/电平转换器 4 路输出 pcie® 第 1 代/第 2 代/第 3 代/第 4 代/第 5 代时钟缓冲器和电平转换器 汽车类 4 路输出 pcie® 第 1 代/第 2 代/第 3 代/第 4 代/第 5 代时钟缓冲器和电平转换器 8 路输出 pcie® 第 1 代/第 2 代/第 3 代/第 4 代/第 5 代时钟缓冲器和电平转换器 2 通道输出 lvcmos 1.8v 缓冲器 3 通道输出 lvcmos 1.8v 缓冲器 4 通道输出 lvcmos 1.8v 缓冲器 6 通道输出 lvcmos 1.8v 缓冲器 8 通道输出 lvcmos 1.8v 缓冲器 lmk1d1204 4 通道输出 lvds 1.8v 缓冲器 带引脚控制的 4 通道输出 lvds 1.8v、2.5v 和 3.3v 缓冲器 8 通道输出 lvds 1.8v、2.5v 和 3.3v 缓冲器 具有 i²c 的 8 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器 带引脚控制的 8 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器 12 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器 16 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器 双组 2 通道输出 lvds 1.8v、2.5v 和 3.3v 缓冲器 双组 4 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器 双组 6 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器 双组 8 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器
时钟发生器
具有单个 pll 的超低抖动时钟发生器系列 lmk03328 具有两个独立 pll 的超低抖动时钟发生器系列 具有 14 路输出的超低抖动时钟发生器
iq 解调器
带集成式合成器的高性能混合器
时钟抖动清除器
具有 6 个可编程输出的超低噪声时钟抖动消除器 增强型产品超低噪声 3.2ghz jesd204c 抖动清除器 符合 jesd204b 和 jesd204c 标准的汽车类超低噪声 3.2ghz 双环路时钟抖动清除器 具有双级联 pll 和集成式 1.9ghz vco 的低噪声时钟抖动消除器 具有双级联 pll 和集成式 2.2ghz vco 的低噪声时钟抖动消除器 具有双级联 pll 和集成式 2.5ghz vco 的低噪声时钟抖动消除器 具有双环路 pll 和集成式 2.9ghz vco 的低噪声时钟抖动消除器 具有双环 pll 的三输入低噪声时钟抖动消除器 支持 jesd204b 的超低抖动合成器和抖动消除器 具有集成式 1840 至 1970mhz vco0 且符合 jesd204b 标准的超低噪声时钟抖动消除器 具有集成式 2370 至 2630mhz vco0 且符合 jesd204b 标准的超低噪声时钟抖动消除器 温度范围为 -55°c 至 105°c 且符合 jesd204b 标准的超低噪声时钟抖动消除器 具有双环路且符合 jesd204b 标准的超低噪声 3.2ghz、15 路输出时钟抖动清除器 lmk04832-sep 耐辐射且符合 jesd204c 标准的 30krad 超低噪声 3.2ghz、15 路输出时钟抖动清除器 lmk04832-sp 耐辐射加固保障 (rha)、超低噪声、3.2ghz、15 路输出时钟抖动清除器 带 6 路可编程输出的超低噪声时钟抖动消除器/倍频器
时钟网络同步器
低抖动双通道网络同步器时钟 采用 baw 技术的超低抖动、单通道网络同步器时钟 lmk05318b 采用 baw 技术的超低抖动、单通道网络同步器时钟 汽车级超低抖动网络同步器和时钟发生器 lmk5b33216 具有集成式 2.5ghz 体声波 vco、16 路输出、三个 dpll 和 apll 的网络同步器 lmk5b33414 具有集成式 2.5ghz 体声波 vco 的 14 路输出、三个 dpll 和 apll 网络同步器 lmk5c33216 适用于通过 baw 进行无线通信且采用 jesd204b 的超低抖动时钟同步器 具有 jesd204b/c 和 baw vco 的三 dpll、三 apll、两输入和 16 输出网络同步器
硬件开发
评估板
适用于 lmk04832 符合 jesd204b 标准的超低噪声 3.2ghz、15 路输出时钟抖动清除器的评估模块 lmx2571-ep 1.34ghz 低功耗极端温度 rf 合成器评估模块 lmx2594psevm lmx2594 具有多器件相位同步的 15ghz 射频合成器评估模块 lmx2492 x-mwblock 评估模块 lmx2572 x-mwblock 评估模块 lmx2592 x-mwblock 评估模块 lmx2594 x-mwblock 评估模块 lmx2595 x-mwblock 评估模块
软件
应用软件和框架
ticspro-sw 德州仪器 (ti) 时钟和合成器 (tics) 专业软件
ide、配置、编译器或调试器
codeloader 器件寄存器编程
支持软件
lmx9830 应用手册、软件和工具 lmx9838 应用手册、软件和工具
下载选项
模拟工具

pspice-for-ti — 适用于 ti 设计和模拟工具的 pspice®

pspice® for ti 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 cadence® 的模拟分析引擎。pspice for ti 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 pspice for ti 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型九游会国际娱乐的解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。

在 pspice for ti 设计和仿真工具中,您可以搜索 ti (...)
参考设计

tida-010191 — 航天级、多通道、jesd204b 15ghz 时钟参考设计

相控阵天线和数字波束形成是将提高未来星型雷达成像和宽带卫星通信系统性能的关键技术。与模拟波束形成不同,数字波束形成通常需要每个天线元件有一组数据转换器。这些转换器需要具有特定定义的相位关系的时钟。此参考设计展示了如何生成具有定义的和可调节相位关系的低噪声兆赫至千兆赫时钟信号。时钟相位甚至可以在发生单个事件后进行恢复。jesd204b 支持通过在 3.2ghz 频率和 10ps 板间偏移下运行两个 adc12dj3200qml-sp 评估模块及其相应的基于 fpga 的捕获平台来展示。
设计指南:
封装 引脚 cad 符号、封装和 3d 模型
64

订购和质量

包含信息:
  • rohs
  • reach
  • 器件标识
  • 引脚镀层/焊球材料
  • msl 等级/回流焊峰值温度
  • mtbf/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 ti 此产品相关的参数、评估模块或参考设计。

支持和培训

可获得 ti 工程师九游会国际娱乐的技术支持的 ti e2e™ 论坛

所有内容均由 ti 和社区贡献者按“原样”提供,并不构成 ti 规范。请参阅。

如果您对质量、包装或订购 ti 产品有疑问,请参阅 。​​​​​​​​​​​​​​

视频系列

视频