产品详情

function ultra-low jitter clock generator number of outputs 8 output frequency (max) (mhz) 1000 core supply voltage (v) 3.3 output supply voltage (v) 1.8, 2.5, 3.3 input type cml, lvds, lvpecl, xtal output type cml, hcsl, lvcmos, lvds, lvpecl operating temperature range (°c) -40 to 85 features i2c, integrated eeprom, pin programmable rating catalog
function ultra-low jitter clock generator number of outputs 8 output frequency (max) (mhz) 1000 core supply voltage (v) 3.3 output supply voltage (v) 1.8, 2.5, 3.3 input type cml, lvds, lvpecl, xtal output type cml, hcsl, lvcmos, lvds, lvpecl operating temperature range (°c) -40 to 85 features i2c, integrated eeprom, pin programmable rating catalog
48 49 mm² 7 x 7
  • 超低噪声、高性能
    • 抖动:fout > 100mhz 时的典型值为 100fs(均方根 (rms))
    • 峰值信噪比 (psnr):-80dbc,出色的电源噪声抗扰度
  • 灵活的器件选项
    • 多达 8 路 ac-lvpecl、ac-lvds、ac-cml、hcsl 或 lvcmos 输出或任意组合
    • 引脚模式、i2c 模式和 eeprom 模式
    • 71 引脚可选择预编程默认启动选项
  • 支持自动或手动选择的双路输入
    • 晶振输入:10mhz 至 52mhz
    • 外部输入:1mhz 至 300mhz
  • 频率裕度选项
    • 采用低成本可牵引晶振基准精调频率裕度(±50 ppm 典型)
    • 无毛刺脉冲的粗调频率裕度 (%),采用输出分频器
  • 其他 特性
    • 电源:3.3v 内核、1.8v、2.5v、3.3v 输出电源
    • 工业温度范围(-40ºc 至 85ºc)
    • 封装:7mm × 7mm 48 引脚 wqfn
  • 超低噪声、高性能
    • 抖动:fout > 100mhz 时的典型值为 100fs(均方根 (rms))
    • 峰值信噪比 (psnr):-80dbc,出色的电源噪声抗扰度
  • 灵活的器件选项
    • 多达 8 路 ac-lvpecl、ac-lvds、ac-cml、hcsl 或 lvcmos 输出或任意组合
    • 引脚模式、i2c 模式和 eeprom 模式
    • 71 引脚可选择预编程默认启动选项
  • 支持自动或手动选择的双路输入
    • 晶振输入:10mhz 至 52mhz
    • 外部输入:1mhz 至 300mhz
  • 频率裕度选项
    • 采用低成本可牵引晶振基准精调频率裕度(±50 ppm 典型)
    • 无毛刺脉冲的粗调频率裕度 (%),采用输出分频器
  • 其他 特性
    • 电源:3.3v 内核、1.8v、2.5v、3.3v 输出电源
    • 工业温度范围(-40ºc 至 85ºc)
    • 封装:7mm × 7mm 48 引脚 wqfn

lmk03328 器件是一款低噪声时钟发生器,具有两个带集成式 vco、灵活时钟分配和扇出的分数 n 频率合成器,在片上 eeprom 中存储有引脚可选配置状态。该器件可为各种千兆位级串行接口和数字器件提供多个时钟,并通过替代多个振荡器和时钟分配器件来降低物料清单 (bom) 成本、减小电路板面积、以及提高可靠性。超低抖动可降低高速串行链路中的比特误码率 (ber)。

对于每个锁相环 (pll),可以选择差分/单端时钟或晶振输入作为 pll 基准时钟。所选的 pll 基准时钟可用于将 vco 频率锁定在基准输入频率的整数或小数倍。各 pll 的 vco 频率可在 4.8ghz 到 5.4ghz 范围内调整。两个 pll/vco 的性能和功能相当。凭借 pll,用户可以根据应用需求灵活地选择预定义或用户定义的环路带宽。每个 pll 有一个后分频器,分频选项包括 2 分频、3 分频、4 分频、5 分频、6 分频、7 分频或 8 分频。

所有输出通道均可选择经过 pll 1 或 pll 2 分频的 vco 时钟作为输出驱动器的时钟源,用以设置最终输出频率。部分输出通道还可以单独选择 pll 1 或 pll 2 的基准输入作为将旁路至相应输出缓冲器的备用时钟源。8 位输出分频器支持 1 至 256(偶数或奇数)的分频范围,输出频率高达 1ghz,并且具有输出相位同步功能。

所有输出对均为以地为基准的 cml 驱动器,具有可编程摆幅,并且可通过交流耦合方式连接到低压差分信号 (lvds)、低压正发射极耦合逻辑 (lvpecl) 或电流模式逻辑 (cml) 接收器。另外,所有输出对还可以单独配置为 hcsl 输出或 2x 1.8v lvcmos 输出。与以电压为基准的驱动器设计(例如,传统的 lvds 和 lvpecl 驱动器)相比,该输出具有更低的功耗(1.8v 时)、更出色的性能和电源抗扰度、以及更少的电磁干扰 (emi)。可通过 status 引脚获取两个额外的 3.3v lvcmos 输出。这是一项可选特性,可在需要 3.3v lvcmos 输出及不需要器件状态信号时使用。

该器件 具有 从片上的可编程 eeprom 或预定义 rom 存储器进行自启动的功能,可通过引脚控制提供多种可选自定义器件模式,且无需串行编程。器件寄存器和片上 eeprom 设置均完全可通过 i2c 兼容串行接口编程。器件从地址可在 eeprom 中编程,lsb 可使用 3 状态引脚设置。

该器件提供有两种频率裕度选项,支持无毛刺脉冲运行,可为标准合规性和系统时序裕度测试等系统设计验证测试 (dvt) 提供支持。通过在内部晶振 (xo) 上使用低成本可牵引晶振并选择该输入作为 pll 合成器的基准,可支持精调频率裕度(用 ppm 表示)。频率裕度范围取决于晶振的修整灵敏度和片上变容二极管范围。xo 频率裕度可通过引脚或 i2c 接口控制,灵活且易于使用。可通过在 i2c 接口更改输出分配值,使粗糙频率裕度(使用 % 表示)可用于任何输出通道,此功能可同步关闭和重新启动输出时钟,以防止分频器更改时出现干扰或短脉冲。

内部电源调节功能提供出色的电源噪声抑制 (psnr),降低了供电网络的成本和复杂性。模拟和数字内核块由 3.3v±5% 电源供电运行,输出块由 1.8v、2.5v、3.3v±5% 电源供电运行。

lmk03328 器件是一款低噪声时钟发生器,具有两个带集成式 vco、灵活时钟分配和扇出的分数 n 频率合成器,在片上 eeprom 中存储有引脚可选配置状态。该器件可为各种千兆位级串行接口和数字器件提供多个时钟,并通过替代多个振荡器和时钟分配器件来降低物料清单 (bom) 成本、减小电路板面积、以及提高可靠性。超低抖动可降低高速串行链路中的比特误码率 (ber)。

对于每个锁相环 (pll),可以选择差分/单端时钟或晶振输入作为 pll 基准时钟。所选的 pll 基准时钟可用于将 vco 频率锁定在基准输入频率的整数或小数倍。各 pll 的 vco 频率可在 4.8ghz 到 5.4ghz 范围内调整。两个 pll/vco 的性能和功能相当。凭借 pll,用户可以根据应用需求灵活地选择预定义或用户定义的环路带宽。每个 pll 有一个后分频器,分频选项包括 2 分频、3 分频、4 分频、5 分频、6 分频、7 分频或 8 分频。

所有输出通道均可选择经过 pll 1 或 pll 2 分频的 vco 时钟作为输出驱动器的时钟源,用以设置最终输出频率。部分输出通道还可以单独选择 pll 1 或 pll 2 的基准输入作为将旁路至相应输出缓冲器的备用时钟源。8 位输出分频器支持 1 至 256(偶数或奇数)的分频范围,输出频率高达 1ghz,并且具有输出相位同步功能。

所有输出对均为以地为基准的 cml 驱动器,具有可编程摆幅,并且可通过交流耦合方式连接到低压差分信号 (lvds)、低压正发射极耦合逻辑 (lvpecl) 或电流模式逻辑 (cml) 接收器。另外,所有输出对还可以单独配置为 hcsl 输出或 2x 1.8v lvcmos 输出。与以电压为基准的驱动器设计(例如,传统的 lvds 和 lvpecl 驱动器)相比,该输出具有更低的功耗(1.8v 时)、更出色的性能和电源抗扰度、以及更少的电磁干扰 (emi)。可通过 status 引脚获取两个额外的 3.3v lvcmos 输出。这是一项可选特性,可在需要 3.3v lvcmos 输出及不需要器件状态信号时使用。

该器件 具有 从片上的可编程 eeprom 或预定义 rom 存储器进行自启动的功能,可通过引脚控制提供多种可选自定义器件模式,且无需串行编程。器件寄存器和片上 eeprom 设置均完全可通过 i2c 兼容串行接口编程。器件从地址可在 eeprom 中编程,lsb 可使用 3 状态引脚设置。

该器件提供有两种频率裕度选项,支持无毛刺脉冲运行,可为标准合规性和系统时序裕度测试等系统设计验证测试 (dvt) 提供支持。通过在内部晶振 (xo) 上使用低成本可牵引晶振并选择该输入作为 pll 合成器的基准,可支持精调频率裕度(用 ppm 表示)。频率裕度范围取决于晶振的修整灵敏度和片上变容二极管范围。xo 频率裕度可通过引脚或 i2c 接口控制,灵活且易于使用。可通过在 i2c 接口更改输出分配值,使粗糙频率裕度(使用 % 表示)可用于任何输出通道,此功能可同步关闭和重新启动输出时钟,以防止分频器更改时出现干扰或短脉冲。

内部电源调节功能提供出色的电源噪声抑制 (psnr),降低了供电网络的成本和复杂性。模拟和数字内核块由 3.3v±5% 电源供电运行,输出块由 1.8v、2.5v、3.3v±5% 电源供电运行。

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new
功能与比较器件相同但引脚有所不同
正在供货 采用网络同步和 baw 技术的超低抖动时钟发生器 this product has more robust jitter performance and built-in network synchronization capabilities.

技术文档

star =有关此产品的 ti 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 12
类型 标题 下载最新的英语版本 日期
* 数据表 | | 2018年 6月 6日
应用手册 | | 2023年 11月 29日
应用手册 | 2021年 12月 16日
技术文章 | 2021年 3月 24日
技术文章 | 2017年 3月 23日
技术文章 | 2016年 5月 17日
技术文章 | 2016年 3月 10日
应用手册 2016年 1月 7日
应用手册 2015年 12月 12日
技术文章 | 2015年 12月 9日
evm 用户指南 2015年 8月 25日
evm 用户指南 2015年 8月 25日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

— 具有 2 个 pll、8 路差分输出和 2 路输入的 lmk03328evm 超低抖动时钟发生器 evm

lmk03328evm 评估模块提供了一个完整的时钟平台,针对德州仪器 (ti) 带有双 pll、8 路输出、2 路输入和集成 eeprom 的 lmk03328 超低抖动时钟发生器,评估其 100 fs rms 抖动性能和引脚/软件配置模式和特性。

lmk03328evm 可用作合规性测试、性能评估和初始系统原型设计的灵活、多输出时钟源。边缘安装的 sma 端口用于访问 lmk03328 时钟输入和输出,进而通过市面上出售的同轴电缆、适配器或平衡-非平衡变压器(需单独购买)对接至测试设备和参考板。这一连接可在 ti 的 lmk03328 与第三方 fpga/asic/soc (...)

用户指南:
ti.com 上无现货
软件编程工具

snac069 lmk03328evm default eeprom image file

支持的产品和硬件

支持的产品和硬件

产品
时钟发生器
lmk03328 具有两个独立 pll 的超低抖动时钟发生器系列
硬件开发
评估板
具有 2 个 pll、8 路差分输出和 2 路输入的 lmk03328evm 超低抖动时钟发生器 evm
支持软件

tics pro software

texas instruments clocks and synthesizers (tics) pro software is used to program the evaluation modules (evms) for product numbers with these prefixes: cdc, lmk and lmx. these products include phase-locked loops and voltage-controlled oscillators (pll vco), synthesizers and clocking devices.

lock = 需要出口许可(1 分钟)
支持的产品和硬件

支持的产品和硬件

产品
时钟发生器
支持第 1-5 代 pcie 且具有 2 个输入、4 个输出和内部 eeprom 的超低功耗时钟发生器 支持 pcie 第 4 代标准且带四个可编程输出和 eeprom 的超低功耗时钟发生器 具有集成 pll 和 3 个 lvds/5 个 lvpecl 输出的 1 至 800mhz 精密时钟分配器 具有集成 pll 和 4 个 lvpecl 输出的 1 至 800mhz 精密时钟分配器 具有集成 vco 的精密 0 延迟时钟调节器 具有单个 pll 的超低抖动时钟发生器系列 lmk03328 具有两个独立 pll 的超低抖动时钟发生器系列 具有 14 路输出的超低抖动时钟发生器 lmk3h0102 基于体声波 (baw) 的 pcie 第 1 代到第 6 代兼容无参考时钟发生器
射频 pll 与合成器
lmx1204 支持 jesd204b/c sysref 和相位同步的 12.8ghz 射频缓冲器、乘法器和分频器 1:5 16ghz rf buffer and divider with auxiliary clock lmx1906-sp 具有 sysref 和 fpga 时钟的耐辐射加固保障 (rha) 15ghz 缓冲器、倍频器和分频器 用于射频个人通信的 500mhz 至 3ghz δ-σ 低功耗双路 pll 用于射频个人通信的 50mhz 至 3ghz δ-σ 低功耗双通道 pll 500mhz 至 3ghz 汽车类 δ-σ 低功耗双通道 pll 用于射频个人通信的 1ghz 至 4.5ghz δ-σ 低功耗双路 pll 具有 3.0ghz 整数 pll 的 1 至 6ghz δ-σ 低功耗双路 pllatinum 频率合成器 用于射频个人通信的 3ghz 至 7.5ghz δ-σ 低功耗双路 pll 具有斜坡/线性调频脉冲生成功能的 6.4ghz 低噪声分数 n pll 具有斜坡/线性调频脉冲生成功能的 500mhz 至 14ghz 宽带、低噪声分数 n pll 具有斜坡/线性调频脉冲生成功能的汽车级 500mhz 至 14ghz 宽带、低噪声分数 n pll 具有集成 vco 的高性能频率合成器系统 具有集成 vco 的超低噪声 pllatinum 频率合成器 具有移频键控 (fsk) 调制功能的 1.34ghz、低功耗、极端温度 rf 合成器 具有 fsk 调制功能的增强型 1.34ghz、低功耗、极端温度 rf 合成器 6.4ghz 低功耗宽带射频合成器 采用 fsk 调制的 2ghz 低功耗宽带射频合成器 具有集成 vco 的 3.76ghz 宽带频率合成器 具有集成 vco 的 3.8ghz 宽带频率合成器 5.5ghz 高性能、宽带 pllatinum 射频合成器 具有集成 vco 的 9.8ghz 宽带频率合成器 具有相位同步功能且支持 jesd204b 的 15ghz 宽带 pllatinum™ 射频合成器 具有相位同步功能且支持 jesd204b 的 20ghz 宽带射频合成器 lmx2820 具有相位同步功能、jesd 和频率校准 <5µs 的 22.6ghz 宽带射频合成器
时钟缓冲器
cdcdb2000 符合 db2000ql 标准、适用于第 1 代到第 5 代 pcie® 的 20 路输出时钟缓冲器 适用于 pcie® 第 1 代到第 6 代 8 路输出时钟缓冲器 具有 3 个 lvds 和 5 个 lvpecl 输出的 1.6ghz 高性能时钟缓冲器、分频器和分配器 具有 8 个 lvds 输出的 1.6ghz 高性能时钟缓冲器、分频器和分配器 具有 8 个 lvpecl 输出的 1.6ghz 高性能时钟缓冲器、分频器和分配器 双通道时钟分配 具有 i²c 的 8 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器 适用于 pcie 第 1 代至第 6 代的 8 路输出 lp-hcsl 时钟缓冲器 符合 db2000ql 标准、适用于第 1 代到第 6 代 pcie 的 20 路输出时钟缓冲器 适用于 pcie 第 1 代至第 6 代的双输入、4 输出 lp-hcsl 时钟多路复用器
振荡器
具有内部 eeprom 的 lvcmos 超低抖动可编程振荡器 156.250mhz、±50ppm、超低抖动、集成式 eeprom、完全可编程振荡器
时钟抖动清除器
具有级联 pll 的精密时钟调节器时钟抖动消除器 具有集成式 1430mhz 至 1570mhz vco 的抖动消除器:3 路输出用于 2vpec/lvpec 4 路输出用于 lvcmos 具有集成式 1600mhz 至 1750mhz vco 的抖动消除器:3 路输出用于 2vpec/lvpec 4 路输出用于 lvcmos 具有集成式 1185mhz 至 1296mhz vco 的抖动消除器:5 路输出用于 2vpec/lvpec 具有集成式 1430mhz 至 1570mhz vco 的抖动消除器:5 路输出用于 2vpec/lvpec 具有集成式 1430mhz 至 1570mhz vco 的抖动消除器:2 路输出用于 2vpec/lvpec lvds lvcmos 具有集成式 1840mhz 至 2160mhz vco 的抖动消除器:2 路输出用于 2vpec/lvpec lvds lvcmos 具有 6 个可编程输出的超低噪声时钟抖动消除器 具有双环 pll 的超低噪声时钟抖动消除器 增强型产品超低噪声 3.2ghz jesd204c 抖动清除器 具有双 pll 且符合 jesd204b 标准的超低噪声和低功耗时钟抖动消除器 符合 jesd204b 标准的超低噪声和低功耗时钟抖动消除器 符合 jesd204b 和 jesd204c 标准的汽车类超低噪声 3.2ghz 双环路时钟抖动清除器 具有双级联 pll 和集成式 1.9ghz vco 的低噪声时钟抖动消除器 具有双环 pll 的三输入低噪声时钟抖动消除器 支持 jesd204b 的超低抖动合成器和抖动消除器 具有集成式 1840 至 1970mhz vco0 且符合 jesd204b 标准的超低噪声时钟抖动消除器 具有集成式 2370 至 2630mhz vco0 且符合 jesd204b 标准的超低噪声时钟抖动消除器 温度范围为 -55°c 至 105°c 且符合 jesd204b 标准的超低噪声时钟抖动消除器 具有双环路且符合 jesd204b 标准的超低噪声 3.2ghz、15 路输出时钟抖动清除器 lmk04832-sep 耐辐射且符合 jesd204c 标准的 30krad 超低噪声 3.2ghz、15 路输出时钟抖动清除器 lmk04832-sp 耐辐射加固保障 (rha)、超低噪声、3.2ghz、15 路输出时钟抖动清除器
时钟网络同步器
低抖动双通道网络同步器时钟 采用 baw 技术的超低抖动、单通道网络同步器时钟 lmk05318b 采用 baw 技术的超低抖动、单通道网络同步器时钟 采用网络同步和 baw 技术的超低抖动时钟发生器 lmk5b33216 具有集成式 2.5ghz 体声波 vco、16 路输出、三个 dpll 和 apll 的网络同步器 lmk5b33414 具有集成式 2.5ghz 体声波 vco 的 14 路输出、三个 dpll 和 apll 网络同步器 lmk5c33216 适用于通过 baw 进行无线通信且采用 jesd204b 的超低抖动时钟同步器 具有 jesd204b/c 和 baw vco 的三 dpll、三 apll、两输入和 16 输出网络同步器
硬件开发
评估板
lmk03806b 评估板 具有双路级联 pll 和集成 2.9ghz vco 的双输入、6 1 输出时钟抖动清除器 lmk04616 评估模块 具有双级联 pll 和集成 2.2 ghz vco 的时钟抖动消除器 具有双级联 pll 和集成 2.5 ghz vco 的时钟抖动消除器 具有双路级联 pll 和集成 2.5 ghz vc 的三输入、十三输出时钟抖动消除器 lmk04826bevm 评估模块 lmk04828 评估模块 适用于 lmk04832 符合 jesd204b 标准的超低噪声 3.2ghz、15 路输出时钟抖动清除器的评估模块 lmk04832-sep 超低噪声 3.2ghz、15 路输出时钟抖动清除器评估模块 具有双路级联 pll 和集成 2.5 ghz vco 的三输入、七输出时钟抖动消除器 适用于 lmk5b33216 具有 baw vco 的 16 路输出、3 个 dpll 和 apll 网络同步器的评估模块 lmx2571-ep 1.34ghz 低功耗极端温度 rf 合成器评估模块 lmx2582evm 具有集成 vco 的高性能、宽带频率 pllatinum rf 合成器 lmx2592evm 高性能宽带频率射频合成器 pllatinum™ 集成电路 lmx2594psevm lmx2594 具有多器件相位同步的 15ghz 射频合成器评估模块 lmx2492 x-mwblock 评估模块 lmx2572 x-mwblock 评估模块 lmx2592 x-mwblock 评估模块 lmx2594 x-mwblock 评估模块 lmx2595 x-mwblock 评估模块 适用于 lmk04832-sp 符合 jesd204b 标准的超低噪声双环路时钟抖动清除器的评估模块 适用于 lmk04368-ep 符合 jesd204b/c 标准的双环路时钟抖动清除器的评估模块 lmk61e0m 超低抖动可编程振荡器评估模块 lmk61e2evm 超低抖动可编程振荡器评估模块 适用于 lmx1204 支持 jesd204b/c sysref 的射频缓冲器、乘法器和分频器的评估模块 适用于 lmx2594 具有相位同步功能且符合 jesd204b 标准的 15ghz 宽带射频合成器的评估模块 适用于具有相位同步功能且符合 jesd204b 标准的 20ghz 宽带射频合成器的评估模块 航空级合成器评估模块 15-ghz 宽带射频合成器评估模块 具有相位同步功能且支持 jesd204b 的 6.4ghz 低功耗宽带射频合成器 具有 fsk 调制功能的 2ghz 低功耗宽带射频合成器评估模块 lmx2581 评估模块 lmx2820 22.6-ghz 宽带射频合成器评估模块 i/q 解调器评估模块 适用于 lmk5b33414 具有 baw vco 的 14 路输出、3 个 dpll 和 apll 的网络同步器的评估模块 lmk5c33216 时钟同步器 dpll 2 输入 16 输出评估模块 lmk05028 网络时钟发生器和同步器评估模块 网络同步器时钟评估模块 cdci6214 超低功耗时钟发生器评估模块 cdce6214-q1evm lmk3h0102 评估模块
软件
ide、配置、编译器或调试器
codeloader 器件寄存器编程
下载选项
仿真模型
snam177b.zip (88 kb) - ibis model
设计工具

clock-tree-architect — 时钟树架构编程软件

时钟树架构是一款时钟树综合工具,可根据您的系统要求生成时钟树九游会国际娱乐的解决方案,从而帮助您简化设计流程。该工具从庞大的时钟产品数据库中提取数据,然后生成系统级多芯片时钟九游会国际娱乐的解决方案。
设计工具

pllatinum sim tool

pllatinumsim-sw is a simulation tool that allows users to create detailed designs and simulations of our pllatinum™ integrated circuits, which include the lmx series of phase-locked loops (plls) and synthesizers.

lock = 需要出口许可(1 分钟)
支持的产品和硬件

支持的产品和硬件

产品
射频 pll 与合成器
lmx1204 支持 jesd204b/c sysref 和相位同步的 12.8ghz 射频缓冲器、乘法器和分频器 1:5 16ghz rf buffer and divider with auxiliary clock lmx1906-sp 具有 sysref 和 fpga 时钟的耐辐射加固保障 (rha) 15ghz 缓冲器、倍频器和分频器 用于射频个人通信的 3.0ghz/0.8ghz pllatinum 双路高频合成器 用于射频个人通信的 3.6ghz/1.7ghz pllatinum 双路高频合成器 用于射频个人通信的 5.0ghz/2.5ghz pllatinum 低功耗双路频率合成器 具有 800mhz 整数 n pll 的 2.6ghz δ-σ 分数 n pll 用于射频个人通信的 500mhz 至 3ghz δ-σ 低功耗双路 pll 用于射频个人通信的 50mhz 至 3ghz δ-σ 低功耗双通道 pll 500mhz 至 3ghz 汽车类 δ-σ 低功耗双通道 pll 用于射频个人通信的 1ghz 至 4.5ghz δ-σ 低功耗双路 pll 具有 3.0ghz 整数 pll 的 1 至 6ghz δ-σ 低功耗双路 pllatinum 频率合成器 用于射频个人通信的 3ghz 至 7.5ghz δ-σ 低功耗双路 pll 具有斜坡/线性调频脉冲生成功能的 6.4ghz 低噪声分数 n pll 具有斜坡/线性调频脉冲生成功能的 500mhz 至 14ghz 宽带、低噪声分数 n pll 具有斜坡/线性调频脉冲生成功能的汽车级 500mhz 至 14ghz 宽带、低噪声分数 n pll 具有集成 vco 的高性能频率合成器系统 具有集成 vco 的超低噪声 pllatinum 频率合成器 具有移频键控 (fsk) 调制功能的 1.34ghz、低功耗、极端温度 rf 合成器 具有 fsk 调制功能的增强型 1.34ghz、低功耗、极端温度 rf 合成器 6.4ghz 低功耗宽带射频合成器 采用 fsk 调制的 2ghz 低功耗宽带射频合成器 具有集成 vco 的 3.76ghz 宽带频率合成器 具有集成 vco 的 3.8ghz 宽带频率合成器 5.5ghz 高性能、宽带 pllatinum 射频合成器 具有集成 vco 的 9.8ghz 宽带频率合成器 具有相位同步功能且支持 jesd204b 的 15ghz 宽带 pllatinum™ 射频合成器 具有相位同步功能且支持 jesd204b 的 20ghz 宽带射频合成器 lmx2615-sp 具有相位同步功能和 jesd204b 支持的航空级 40mhz 至 15ghz 宽带合成器 具有相位同步功能的增强型产品 15ghz 射频合成器 具有集成式 vco 和最多 8 个输出的 300m-4800mhz 低噪声整数 n/分数 n pll
时钟缓冲器
cdcdb2000 符合 db2000ql 标准、适用于第 1 代到第 5 代 pcie® 的 20 路输出时钟缓冲器 适用于 pcie® 第 1 代到第 6 代 4 路输出时钟缓冲器 适用于 pcie® 第 1 代到第 6 代 8 路输出时钟缓冲器 用于 pcie® 第 1 代至第 6 代的 8 输出时钟缓冲器,具有可选的 smbus 地址 低抖动 1:2 lvcmos 扇出时钟缓冲器 低抖动 1:3 lvcmos 扇出时钟缓冲器 低抖动 1:4 lvcmos 扇出时钟缓冲器 低抖动 1:6 lvcmos 扇出时钟缓冲器 低抖动 1:8 lvcmos 扇出时钟缓冲器 低抖动 1:10 lvcmos 扇出时钟缓冲器 低抖动 1:12 lvcmos 扇出时钟缓冲器 通用输入、10 输出低阻抗 lvcmos 缓冲器 具有最小时钟分配偏移且频率高达 900mhz 的 1:10 lvds 时钟缓冲器 通过超小偏斜实现时钟分配且频率高达 1100mhz 的 1:10 lvds 时钟缓冲器 低抖动 2 路输入可选 1:4 通用至 lvds 缓冲器 低抖动 2 路输入可选 1:8 通用至 lvds 缓冲器 低抖动 2 路输入可选 1:12 通用至 lvds 缓冲器 具有可选输出分频器的低抖动 1:4 通用至 lvds 缓冲器 低抖动 2 路输入可选 1:16 通用至 lvds 缓冲器 低抖动双通道 1:2 通用至 lvds 缓冲器 低抖动双通道 1:4 通用至 lvds 缓冲器 低抖动双通道 1:6 通用至 lvds 缓冲器 低抖动双通道 1:8 通用至 lvds 缓冲器 1:10 lvpecl/hstl 至 lvpecl 时钟驱动器 低抖动 1:2 通用至 lvpecl 缓冲器 具有可选输入的 1:10 lvpecl 缓冲器 具有可选输入的 hirel、1:10 lvpecl 缓冲器 具有可选输入时钟驱动器的 1:10 高速时钟缓冲器 低抖动双输入可选 1:4 通用转 lvpecl 缓冲器 低抖动 2 路输入可选 1:8 通用至 lvpecl 缓冲器 低抖动 2 路输入可选 1:12 通用至 lvpecl 缓冲器 低抖动 2 路输入可选 1:16 通用至 lvpecl 缓冲器 低抖动双通道 1:2 通用至 lvpecl 缓冲器 低抖动双通道 1:4 通用至 lvpecl 缓冲器 低抖动双通道 1:6 通用至 lvpecl 缓冲器 低抖动双通道 1:8 通用至 lvpecl 缓冲器 双通道 1:5 高速 lvpecl 扇出缓冲器 lmk00301 3-ghz 10 路输出差动扇出缓冲器/电平转换器 具有 4 个可配置输出的 3.1ghz 差动时钟缓冲器/电平转换器 具有 6 个可配置输出的 3.1ghz 差动时钟缓冲器/电平转换器 具有 8 个可配置输出的 3.1ghz 差动时钟缓冲器/电平转换器 4 路输出 pcie® 第 1 代/第 2 代/第 3 代/第 4 代/第 5 代时钟缓冲器和电平转换器 汽车类 4 路输出 pcie® 第 1 代/第 2 代/第 3 代/第 4 代/第 5 代时钟缓冲器和电平转换器 8 路输出 pcie® 第 1 代/第 2 代/第 3 代/第 4 代/第 5 代时钟缓冲器和电平转换器 2 通道输出 lvcmos 1.8v 缓冲器 3 通道输出 lvcmos 1.8v 缓冲器 4 通道输出 lvcmos 1.8v 缓冲器 6 通道输出 lvcmos 1.8v 缓冲器 8 通道输出 lvcmos 1.8v 缓冲器 lmk1d1204 4 通道输出 lvds 1.8v 缓冲器 带引脚控制的 4 通道输出 lvds 1.8v、2.5v 和 3.3v 缓冲器 8 通道输出 lvds 1.8v、2.5v 和 3.3v 缓冲器 具有 i²c 的 8 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器 带引脚控制的 8 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器 12 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器 16 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器 双组 2 通道输出 lvds 1.8v、2.5v 和 3.3v 缓冲器 双组 4 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器 双组 6 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器 双组 8 通道输出 1.8v、2.5v 和 3.3v lvds 缓冲器
时钟发生器
具有单个 pll 的超低抖动时钟发生器系列 lmk03328 具有两个独立 pll 的超低抖动时钟发生器系列 具有 14 路输出的超低抖动时钟发生器
iq 解调器
带集成式合成器的高性能混合器
时钟抖动清除器
具有 6 个可编程输出的超低噪声时钟抖动消除器 增强型产品超低噪声 3.2ghz jesd204c 抖动清除器 符合 jesd204b 和 jesd204c 标准的汽车类超低噪声 3.2ghz 双环路时钟抖动清除器 具有双级联 pll 和集成式 1.9ghz vco 的低噪声时钟抖动消除器 具有双级联 pll 和集成式 2.2ghz vco 的低噪声时钟抖动消除器 具有双级联 pll 和集成式 2.5ghz vco 的低噪声时钟抖动消除器 具有双环路 pll 和集成式 2.9ghz vco 的低噪声时钟抖动消除器 具有双环 pll 的三输入低噪声时钟抖动消除器 支持 jesd204b 的超低抖动合成器和抖动消除器 具有集成式 1840 至 1970mhz vco0 且符合 jesd204b 标准的超低噪声时钟抖动消除器 具有集成式 2370 至 2630mhz vco0 且符合 jesd204b 标准的超低噪声时钟抖动消除器 温度范围为 -55°c 至 105°c 且符合 jesd204b 标准的超低噪声时钟抖动消除器 具有双环路且符合 jesd204b 标准的超低噪声 3.2ghz、15 路输出时钟抖动清除器 lmk04832-sep 耐辐射且符合 jesd204c 标准的 30krad 超低噪声 3.2ghz、15 路输出时钟抖动清除器 lmk04832-sp 耐辐射加固保障 (rha)、超低噪声、3.2ghz、15 路输出时钟抖动清除器 带 6 路可编程输出的超低噪声时钟抖动消除器/倍频器
时钟网络同步器
低抖动双通道网络同步器时钟 采用 baw 技术的超低抖动、单通道网络同步器时钟 lmk05318b 采用 baw 技术的超低抖动、单通道网络同步器时钟 汽车级超低抖动网络同步器和时钟发生器 lmk5b33216 具有集成式 2.5ghz 体声波 vco、16 路输出、三个 dpll 和 apll 的网络同步器 lmk5b33414 具有集成式 2.5ghz 体声波 vco 的 14 路输出、三个 dpll 和 apll 网络同步器 lmk5c33216 适用于通过 baw 进行无线通信且采用 jesd204b 的超低抖动时钟同步器 具有 jesd204b/c 和 baw vco 的三 dpll、三 apll、两输入和 16 输出网络同步器
硬件开发
评估板
适用于 lmk04832 符合 jesd204b 标准的超低噪声 3.2ghz、15 路输出时钟抖动清除器的评估模块 lmx2571-ep 1.34ghz 低功耗极端温度 rf 合成器评估模块 lmx2594psevm lmx2594 具有多器件相位同步的 15ghz 射频合成器评估模块 lmx2492 x-mwblock 评估模块 lmx2572 x-mwblock 评估模块 lmx2592 x-mwblock 评估模块 lmx2594 x-mwblock 评估模块 lmx2595 x-mwblock 评估模块
软件
应用软件和框架
ticspro-sw 德州仪器 (ti) 时钟和合成器 (tics) 专业软件
ide、配置、编译器或调试器
codeloader 器件寄存器编程
支持软件
lmx9830 应用手册、软件和工具 lmx9838 应用手册、软件和工具
下载选项
模拟工具

pspice-for-ti — 适用于 ti 设计和模拟工具的 pspice®

pspice® for ti 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 cadence® 的模拟分析引擎。pspice for ti 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 pspice for ti 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型九游会国际娱乐的解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。

在 pspice for ti 设计和仿真工具中,您可以搜索 ti (...)
封装 引脚 cad 符号、封装和 3d 模型
48

订购和质量

包含信息:
  • rohs
  • reach
  • 器件标识
  • 引脚镀层/焊球材料
  • msl 等级/回流焊峰值温度
  • mtbf/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 ti 此产品相关的参数、评估模块或参考设计。

支持和培训

可获得 ti 工程师九游会国际娱乐的技术支持的 ti e2e™ 论坛

所有内容均由 ti 和社区贡献者按“原样”提供,并不构成 ti 规范。请参阅。

如果您对质量、包装或订购 ti 产品有疑问,请参阅 。​​​​​​​​​​​​​​

视频系列

视频